أعلنت JEDEC عن خطط LPDDR6: وحدات تصل إلى 512 جيجابايت موجهة للذكاء الاصطناعي

أعلنت JEDEC عن خطط LPDDR6: وحدات تصل إلى 512 جيجابايت موجهة للذكاء الاصطناعي

3 software

مختصر عن أخبار JEDEC

يبدو أن هناك معيارًا جديدًا للذاكرة – LPDDR6
من المقرر أن يصل سعة الوحدة إلى 512 جيجابايت؛ يهدف ليس فقط للأجهزة المحمولة، بل أيضًا لمراكز البيانات (CEN) ومهام الذكاء الاصطناعي.

تطور JESD209‑6
ستعتمد المواصفة على النسخة التي نشرت في يوليو 2025.

التغييرات المعمارية
الانتقال من واجهة ثنائية إلى غير ثنائية: x16 → x24، x12 وx6. يتيح وضع x6 إمكانية وضع عدد أكبر من الرقائق داخل نفس الجيب، مما يزيد السعة لكل مكون وقناة – وهو عامل أساسي للحمولات الذكاء الاصطناعي.

الاحتياطي المرن للبيانات الوصفية
سيمكن العملاء في مراكز البيانات من توازن الذاكرة الخاصة بهم وحجم البيانات الوصفية بأنفسهم دون فقدان سعة القمة.

السعة المحتملة
من المتوقع أن يتجاوز LPDDR6 الحد الأقصى لـ LPDDR5/5X ويصل إلى 512 جيجابايت لكل وحدة – ردًا على المتطلبات المتزايدة للذاكرة أثناء تدريب وتفسير الذكاء الاصطناعي.

اللجنة الفرعية JC‑42.6: معياران جديدان
المعيار | السمات الرئيسية
LPDDR6 SOCAMM2 (وحدة) | يحافظ على الشكل المدمج والقابل للتبديل؛ يضمن انتقالًا سلسًا من LPDDR5X SOCAMM2.
LPDDR6 PIM (معالجة داخل الذاكرة) | قيد التطوير تقريبًا حتى الانتهاء. تسمح الكتل الحسابية المدمجة بتنفيذ التفسير مباشرة في الذاكرة، مما يقلل نقل البيانات ويزيد الأداء مع استهلاك طاقة أقل.

لماذا هذا مهم
- القابلية للتوسع: تتيح واجهات x24/x12/x6 إمكانية وضع عدد أكبر من الرقائق داخل وحدة واحدة، وهو أمر حاسم للحمولات الذكاء الاصطناعي الكبيرة.
- الكفاءة: يقلل PIM التأخير واستهلاك الطاقة بفضل الحسابات المحلية.
- المرونة: يتيح ضبط حجم البيانات الوصفية تكييف الذاكرة وفقًا لمتطلبات الاعتمادية والأداء المحددة.

وبالتالي، يعد JEDEC LPDDR6 كحل شامل للأجهزة المحمولة ومراكز البيانات وأنظمة الذكاء الاصطناعي عالية الأداء، مع دمج سعة أعلى، بنية مرنة، وقدرات حسابية مدمجة.

التعليقات (0)

شارك أفكارك — يرجى الالتزام بالأدب والبقاء ضمن الموضوع.

لا توجد تعليقات بعد. اترك تعليقًا وشارك رأيك!

لترك تعليق، يرجى تسجيل الدخول.

سجّل الدخول للتعليق