أظهر Synopsys أداء واجهة PCIe 8.0 بسعة نقل تبلغ 256 جيجابايت في الثانية.
يُظهر شركة سينوبسيس إمكانيات مستقبل بروتوكول PCIe 8.0
في مؤتمر DesignCon 2026، قدمت شركة Synopsys نموذجًا أوليًا لنظام يعمل بقدرة كهربائية من فئة PCIe 8.0 ويحقق سرعة نقل بيانات تبلغ 256 جيجابت/ثانية. خلال العرض تم إظهار مخطط للعينات الإشارية ومُستقبل قادر على دعم النقل بمستوى المعيار المستقبلي.
ما زال غير جاهز
- لم يُعتمد معيار PCIe 8.0 رسميًا بعد.
يملك أعضاء PCI‑SIG إمكانية الوصول إلى النسخة الأولية Draft 0.3، ومن المخطط إصدار الوثيقة النهائية في عام 2028.
- حتى الآن أظهرت Synopsys فقط الأداء الفيزيائي باستخدام رقائق موجودة في ظروف مختبرية؛ لا يزال لا يوجد مُتحكم كامل أو منصة مادية جاهزة.
الخصائص المتوقعة
سيوفر المعيار سرعة 256 جيجابت/ثانية لكل خط، ما يعادل 1 تيرابايت/ثانية على ناقل x16. يركز على:
- الذكاء الاصطناعي
- الشبكات عالية السرعة
- الحوسبة الطرفية
- الأنظمة الكمومية
- الإلكترونيات السيارات
- مراكز بيانات المتسخّرات الضخمة
- قطاع الحوسبة عالية الأداء
أجهزة الكمبيوتر الشخصية للمستهلك لا تزال غير ضمن قائمة الأولويات.
الوضع الحالي في السوق
- تم اعتماد PCIe 7.0 رسميًا فقط في يونيو 2025؛ يُتوقع أن يبرز PCIe 8.0 على الأقل بحلول عام 2028.
- حتى الآن تظهر وحدات تخزين معيار PCIe 6.0، لكنها موجهة للقطاع المؤسسي وليس للأجهزة الاستهلاكية.
- من المتوقع ألا تدعم منصات Intel وAMD قريبًا PCIe 6.0/7.0؛ قد يستغرق ظهور نماذج جديدة مع هذه المعايير عدة سنوات إضافية.
وبالتالي تؤكد عرض Synopsys الإمكانية النظرية للعمل بسرعة 256 جيجابت/ثانية، لكن التكامل الكامل والتوزيع الواسع لـ PCIe 8.0 لا يزال في المستقبل البعيد.
التعليقات (0)
شارك أفكارك — يرجى الالتزام بالأدب والبقاء ضمن الموضوع.
سجّل الدخول للتعليق